

### **Programowanie Niskopoziomowe**

# **Wykład 1**Wstęp do języka asemblerowego

dr hab. inż. Piotr Kisała, prof. PL



### **⋄** "Co usłyszę zapomnę,

- Co zobaczę zapamiętam,
  - Co zrobię zrozumiem"













| 1 | x86                       |
|---|---------------------------|
| 2 | generacje procesorów x86  |
| 3 | asembler x86              |
| 4 | rejestry procesorów 80x86 |



| C1 | Zapoznanie z zasadami programowania niskopoziomowego                                |
|----|-------------------------------------------------------------------------------------|
| C2 | Opanowanie języka asemblerowego                                                     |
| C3 | Nabycie umiejętności posługiwania się asemblerem jako narzędziem kontroli komputera |
| C4 | Poznanie architektury procesorów rodziny 80x86                                      |



- 1 Kompetencje uzyskiwane w zakresie przedmiotu Analiza matematyczna z algebrą
- 2 Znajomość podstawowej obsługi komputera



## **Efekty**

|       | Efekty kształcenia                                                                                        |  |  |
|-------|-----------------------------------------------------------------------------------------------------------|--|--|
|       | W zakresie wiedzy:                                                                                        |  |  |
| EK 1  | Znajomość architektury współczesnych komputerów                                                           |  |  |
| EK 2  | Znajomość sposobów reprezentacji danych                                                                   |  |  |
| EK 3  | Znajomość trybów adresowania pamięci komputerów rodziny 80x86                                             |  |  |
| EK 4  | Znajomość niskopoziomowych struktur sterujących wykonaniem programu                                       |  |  |
|       | W zakresie umiejętności:                                                                                  |  |  |
| EK 5  | Umiejętność posługiwania się operacjami arytmetycznymi                                                    |  |  |
| EK 6  | Umiejętność deklaracji i odwoływania się do tablic wielowymiarowych                                       |  |  |
| EK 7  | Umiejętność tworzenia procedur i funkcji w języku asemblerowym                                            |  |  |
| EK 8  | Umiejętność posługiwania się operacjami zmiennoprzecinkowymi                                              |  |  |
| EK 9  | Umiejętność wykonywania operacji na plikach                                                               |  |  |
| EK 10 | Umiejętność wykorzystywania podstawowych funkcji API                                                      |  |  |
|       | W zakresie kompetencji społecznych                                                                        |  |  |
| EK 11 | Student zna potrzebę ciągłego pogłębiania i zdobywania wiedzy, jak też dzielenia się nią z innymi osobami |  |  |





## Treści programowe przedmiotu

|                                                        | Treści programowe                        | Liczba<br>godzin |
|--------------------------------------------------------|------------------------------------------|------------------|
| W1                                                     | Wprowadzenie do rodziny procesorów 80x86 | 2                |
| W2                                                     | Reprezentacja i organizacja danych       | 3                |
| W3                                                     | Operacje arytmetyczne                    | 3                |
| W4                                                     | Dostęp do pamięci i jej organizacja      | 3                |
| W5                                                     | Tryby adresowania procesorów 80x86       |                  |
| W6                                                     | W6 Tablice wielowymiarowe                |                  |
| W7                                                     | Procedury i moduły                       |                  |
| W8                                                     | Arytmetyka zmiennoprzecinkowa            |                  |
| Niskopoziomowe struktury sterujące wykonaniem programu |                                          | 3                |
| W10                                                    | W10 Rodzaje plików i operacja na plikach |                  |
| W11                                                    | Wykorzystanie podstawowych funkcji API   |                  |
|                                                        | Suma godzin:                             | 30               |







## Sposoby oceny

| Ocena formująca |                                                                                        |  |  |  |
|-----------------|----------------------------------------------------------------------------------------|--|--|--|
| F1              | Krótkie pytania sprawdzające poziom zrozumienia podstawowych zagadnień podczas wykładu |  |  |  |
| F2              | Wspólne omówienie zagadnień realizowanych na laboratoriach                             |  |  |  |
|                 | Ocena podsumowująca                                                                    |  |  |  |
| P1              | Kartkówki sprawdzające znajomość zagadnień wykonywanych na laboratoriach               |  |  |  |
|                 | Ocena wykonania przeprowadzonych zajęć laboratoryjnych                                 |  |  |  |
| Р3              | Dwa pisemne sprawdziany w połowie oraz na końcu prowadzonych wykładów                  |  |  |  |







## Formy oceny

|      | Na ocenę 2 (ndst)                                                                     | Na ocenę 3 (dst)                                                              | Na ocenę 4 (db)                                                                                              | Na ocenę 5 (bdb)                                                                                                                                      |
|------|---------------------------------------------------------------------------------------|-------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|
| EK 1 | Nie zna generacji<br>procesorów rodziny 80x86<br>i architektury komputera             | Zna generacje<br>procesorów rodziny<br>80x86                                  | Zna i ogólnie<br>charakteryzuje<br>generacje procesorów<br>rodziny 80x86 oraz zna<br>architekturę komputera  | Zna, wymienia i<br>wyczerpująco<br>charakteryzuje generacje<br>procesorów rodziny 80x86<br>oraz dokładnie<br>charakteryzuje<br>architekturę komputera |
| EK 2 | Nie zna rodzajów danych i<br>sposobów ich prezentacji<br>w asemblerze                 | Zna podstawowe rodzaje<br>danych i sposoby ich<br>prezentacji w<br>asemblerze | Zna i ogólnie<br>charakteryzuje<br>podstawowe rodzaje<br>danych i sposoby ich<br>prezentacji w<br>asemblerze | Zna i wyczerpująco<br>charakteryzuje wszystkie<br>rodzaje danych i sposoby<br>ich prezentacji w<br>asemblerze                                         |
| EK 3 | Nie zna trybów<br>adresowania pamięci<br>komputerów rodziny<br>80x86                  | Zna podstawowe tryby adresowania pamięci komputerów rodziny 80x86             | Zna i charakteryzuje<br>tryby adresowania<br>pamięci komputerów<br>rodziny 80x86                             | Zna i wyczerpująco<br>charakteryzuje wszystkie<br>tryby adresowania pamięci<br>komputerów rodziny 80x86                                               |
| EK 4 | Nie zna niskopoziomowych<br>elementów sterujących<br>wykonaniem programu              | Zna podstawowe<br>niskopoziomowe<br>elementy sterujące<br>wykonaniem programu | Zna i charakteryzuje<br>niskopoziomowe<br>elementy sterujące<br>wykonaniem programu                          | Zna i wyczerpująco<br>charakteryzuje wszystkie<br>niskopoziomowe elementy<br>sterujące wykonaniem<br>programu                                         |
| EK 5 | Nie potrafi wymienić ani<br>zastosować w praktyce<br>żadnej operacji<br>arytmetycznej | Potrafi wymienić podstawowe operacje arytmetycznej                            | Potrafi wymienić i<br>zastosować w praktyce<br>podstawowe operacje<br>arytmetyczne                           | Potrafi szczegółowo<br>wymienić i zastosować w<br>praktyce wszystkie<br>operacje arytmetyczne                                                         |
| EK 6 | Nie potrafi deklarować i<br>odwoływać się do tablic<br>wielowymiarowych               | Potrafi deklarować<br>tablice<br>wielowymiarowe                               | Potrafi deklarować i<br>odwoływać się do<br>tablic<br>wielowymiarowych                                       | Potrafi deklarować i<br>odwoływać się do tablic<br>wielowymiarowych, zna<br>wszystkie ich rodzaje oraz<br>układy                                      |

http://kisala.pollub.pl







## Formy oceny

| EK 7  | Nie potrafi<br>zaprezentować struktury<br>i nie potrafi tworzyć<br>procedury i funkcji w<br>języku asemblerowym | Potrafi przedstawić<br>strukturę procedury i<br>funkcji w języku<br>asemblerowym       | Potrafi przedstawić<br>podstawową strukturę<br>oraz tworzyć<br>procedury i funkcje w<br>języku asemblerowym  | Potrafi przedstawić<br>strukturę oraz tworzyć<br>zaawansowane<br>procedury i funkcje w<br>języku asemblerowym                                     |
|-------|-----------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------|
| EK 8  | Nie potrafi wymienić<br>ani zastosować w<br>praktyce żadnej<br>operacji<br>zmiennoprzecinkowej                  | Potrafi wymienić<br>podstawowe operacje<br>zmiennoprzecinkowe                          | Potrafi wymienić i<br>zastosować w<br>praktyce<br>podstawowe<br>operacje<br>zmiennoprzecinkowe               | Potrafi szczegółowo<br>wymienić i zastosować<br>w praktyce wszystkie<br>operacje<br>zmiennoprzecinkowe                                            |
| EK 9  | Nie potrafi wykonywać<br>operacji na plikach                                                                    | Potrafi wymienić<br>rodzaje plików i<br>potrafi je<br>scharakteryzować                 | Potrafi wymienić<br>wszystkie rodzaje<br>plików oraz potrafi<br>wykonać<br>podstawowe<br>operacje na plikach | Potrafi wymienić<br>wszystkie rodzaje<br>plików oraz potrafi<br>szczegółowo wymienić i<br>wykonać w praktyce<br>podstawowe operacje<br>na plikach |
| EK 10 | Nie potrafi wymienić<br>ani zastosować w<br>praktyce żadnej funkcji<br>API                                      | Potrafi wymienić<br>podstawowe funkcje<br>API                                          | Potrafi wymienić i<br>zastosować w<br>praktyce<br>podstawowe funkcje<br>API                                  | Potrafi szczegółowo<br>wymienić i zastosować<br>w praktyce podstawowe<br>funkcje API                                                              |
| EK 11 | Nie przygotowuje się do<br>zajęć                                                                                | Przygotowuje się do<br>zajęć w stopniu<br>pozwalającym na<br>wykonanie<br>laboratoriów | Jest dobrze<br>przygotowany do zajęć                                                                         | Przygotowuje się do<br>zajęć wykorzystując do<br>tego również materiały<br>dodatkowe, wyszukane<br>samodzielnie                                   |



## Plan wykładów:

- Wykład 1
  - Wstęp do języka asemblerowego.
- Wykład 2
  - Reprezentacja danych.
- Wykład 3
  - Dostęp do pamięci i jej organizacja
- Wykład 4
  - Stałe, zmienne i typy danych
- Wykład 5
  - Procedury i moduły
- Wykład 6
  - Arytmetyka
- Wykład 7
  - Niskopoziomowe struktury sterujące wykonaniem programu



## Plan wykładów

- Wykład 8
  - Pliki
- Wykład 9
  - Zaawansowane obliczenia w języku asemblerowym
- Wykład 10
  - Makrodefinicje i język czasu kompilacji
- Wykład 11
  - Manipulowanie bitami
- Wykład 12
  - Instrukcje MMX
- Wykład 13
  - Podstawy programowania Windows
- Wykład 14
  - Win32ASM graficzny interfejs użytkownika GUI
- Wykład 15
  - Instrukcje MMX





- x86 to rodzina architektur (modelów programowych) procesorów firmy Intel, należących do kategorii CISC, stosowana w komputerach PC, zapoczątkowana przez i wstecznie zgodna z 16-bitowym procesorem 8086, który z kolei wywodził się z 8-bitowego układu 8085. Nazwa architektury wywodzi się od nazw pierwszych modeli z tej rodziny, których numery kończyły się liczbą 86.
- Nazwa x86 w odniesieniu do modelu programowego procesorów dotyczy pierwszych procesorów tej rodziny - od 8086 do 286, które były układami o architekturze 16-bitowej.





## Diagram

#### **Procesor Intel** 8086 z 1978

The first INTEL 16 bits CPU, the 8086



**x86** 

historia

### **Procesor Intel** 80486 DX z 1989 od spodu

Intel 80486DX CPU. Bottom view with gold plated pins.



#### **Procesor Intel** Core 2 z 2006

Intel Core 2 Duo E6600 "Conroe" micro processor.





- ❖ <u>Drugie stadium</u> rozwoju rodziny zapoczątkował w 1985 procesor 80386, w którym dokonano rozszerzenia słowa do 32 bitów, unikając jednak konieczności natychmiastowej wymiany wszystkich komputerów, poprzez zachowanie trybów zgodności z poprzednimi rozwiązaniami. Tak zmodyfikowaną architekturę (model programowy) x86 oznacza się zazwyczaj symbolem IA-32 (od Intel Architecture 32 bit) lub x86-32.
- Model ten z czasem został rozszerzony o nowe technologie, głównie wspierające zastosowania multimedialne, takie jak MMX czy SSE. Procesory oparte o ten model do dnia dzisiejszego stanowią większość procesorów używanych w komputerach na świecie.



- ❖ Trzecim stadium rozwoju procesorów wywodzących się z architektury x86 są procesory 64-bitowe. Architekturę (model programowy) takich procesorów, ze względu na wciąż zachowywaną wsteczną kompatybilność z pierwowzorami o architekturze x86, oznacza się symbolem x86-64. Rozwiązanie to zostało wprowadzone jednak przez firmę AMD, a dopiero później zaadoptowane przez Intela jako EM64T.
- Procesory o architekturze IA-64 nie należą do rodziny x86



#### **❖Intel 8086**

- układ 16-bitowy; posiadał jedynie tryb rzeczywisty; współpracował z koprocesorem 8087; posiadał 16-bitową szynę danych (lub ośmiobitową w tańszej wersji "SX" czyli 8088); nie posiadał MMU; składał się z dwóch jednostek - współpracy z pamięcią czyli kolejki oraz wykonawczą; zegar od 4,77 MHz do około 20 MHz (obecnie spotyka się wersje do 300MHz)
- Liczba tranzystorów: 0,029 mln.
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   8 MHz
- Rok: 1978





#### **❖Intel 80186**

- poprawiona wersja 8086, o podobnych cechach jak poprzednik; posiadał nieco większą wydajność, kilkanaście nowych rozkazów i szybszy zegar.
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   12 MHz
- Rok: 1982



### **❖Intel 80286**

- druga generacja układów; procesor wciąż 16-bitowy, o zwiększonej do 24-bitów szynie adresowej; istotnie usprawniona wydajność; nowe rozkazy, nowy tryb pracy - chroniony (wspierający wielozadaniowość); adresowanie 16 MB RAM i 1 GB pamięci wirtualnej; zegar do 25 MHz
- Liczba tranzystorów: 0,134 mln.
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   12,5 MHz
- Rok: 1982





### **❖Intel 80386**

- trzecia generacja układów i równocześnie największa rewolucja w zakresie architektury x86, procesor 32-bitowy, o poszerzonych rejestrach wewnętrznych, szynie danych i adresowej (do 32 bitów); istotnie usprawniona wydajność; wiele nowych rozkazów; wbudowany MMU; zmieniony tryb chroniony; wprowadzony tryb wirtualny; pozwalający obsłużyć do 4 GB pamięci RAM.
- Liczba tranzystorów: 0,275 mln.
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   20 MHz
- Rok: 1985

Procesor 80386 w stosunku do poprzednich przedstawicieli rodziny x86 posiada rozszerzone do 32-bitów rejestry ogólnego przeznaczenia (w stosunku do wersji 16-bitowych dodano do nazwy przedrostek "E": EAX, EBX, ECX, EDX, EBP, ESI, EDI, ESP), rejestr EIP (IP - ang. Instruction Pointer - wskaźnik bieżącej instrukcji) oraz rejestr flagowy EFLAGS. W procesorze dodano także rejestry kontrolne CRx



#### ❖Intel i486

- dodano kilka nowych instrukcji; zwiększono wydajność jednostki stałoprzecinkowej oraz wbudowano i przeprojektowano koprocesor (FPU); dodatkowo wbudowano kontroler i pamięć cache poziomu L1.
- Liczba tranzystorów: 1,2 mln.
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   25 MHz
- Rok: 1989





#### Pentium

- kolejna wersja procesora w architekturze x86, w procesorze tym powiększono cache L1, zmodernizowano FPU, dodano jednostkę przewidywania skoków, dodano kilka nowych instrukcji, zwiększono zewnętrzną magistralę danych do 64 bitów (procesor pozostał 32bitowy) oraz szynę adresową do 36 bitów; procesor składa się z dwóch jednostek wykonawczych dość podobnych do 486 - większość czasów wykonania instrukcji pozostała bez zmian, procesor w określonych sytuacjach może jednak wykonywać dwa rozkazy równolegle.
- Liczba tranzystorów: 3,1 mln.
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   66 MHz
- Rok: 1993





#### Pentium Pro

- była to nowa generacja architektury, nieformalnie oznaczana jako i686; procesor ten był dedykowany w szczególności do serwerów i wydajnych stacji roboczych, z punktu widzenia wewnętrznej struktury układu największa zmiana w koncepcji układu, pod względem mikroarchitektury układ ma wiele cech procesora RISC (choć zewnętrznie pozostaje zgodny z architekturą CISC); posiada 6 potoków; architektura Pentium Pro jest podstawą procesorów Pentium II i Pentium III, kompletnie zmieniona realizacja wewnętrzna procesor wewnętrznie działa zupełnie inaczej niż wszystkie poprzednie, stanowiąc pod tym względem pierwszą największą zmianę od czasu 8086; L2 cache wbudowany w procesor jako osobny płatek krzemu zamknięty wraz z procesorem w jednej obudowie; 36 bitów szyny adresowej; 64 bity szyny danych; istotnie zmieniony sposób pracy szyny danych.
- Liczba tranzystorów: 5,5 mln.
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   200 MHz
- Rok: 1995





## **♦ Pentium MMX**

- nieco ulepszony Pentium, dodane rozkazy MMX.
- Liczba tranzystorów: 4,5 mln.
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   233 MHz
- Rok: 1995





#### **♦ Pentium II**

- połączenie Pentium Pro z Pentium MMX. W odróżnieniu od poprzednich wersji Pentium, Pentium II nie miał obudowy typu "socket" (gniazdo) ale "slot" (łącze krawędziowe). Takie rozwiązanie było wymagane z dwóch powodów: po pierwsze ułatwiało pozbycie się dużych ilości ciepła generowanych przez Pentium II, a po drugie umożliwiło odseparowanie cache L2 od procesora ale nadal pozwalało na bliskie położenie tych dwóch komponentów.
- Liczba tranzystorów: 7 mln.
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   266 MHz
- Rok: 1997



#### **♦ Pentium III**

- wprowadzone rozkazy SSE\*. Pentium III jest pod wieloma względami bardzo podobny do swego poprzednika czyli modelu Pentium II. Podwyższenie częstotliwość taktowania stanowi naturalny krok na drodze ewolucji w tej dziedzinie.
- Liczba tranzystorów: 8,2 mln.
- Maks. częstotliwość taktowania (w momencie wprowadzenia): 500 MHz
- Rok: 1999

\*SSE (ang. "Streaming SIMD Extensions") jest nazwą zestawu instrukcji wprowadzonego w 1999 roku po raz pierwszy w procesorach Pentium III firmy Intel. SSE daje przede wszystkim możliwość wykonywania działań zmiennoprzecinkowych na 4-elementowych wektorach liczb pojedynczej precyzji (48 rozkazów). Ponadto wprowadzono jedenaście nowych rozkazów stałoprzecinkowych w zestawie MMX, a także dano możliwość wskazywania, które dane powinny znaleźć się w pamięci podręcznej.





#### **♦ Pentium 4**

- kompletnie przeprojektowany procesor maksymalizujący technikę potokowości, dzięki czemu możliwe stało się osiąganie bardzo dużych częstotliwości zegara.
- Liczba tranzystorów: 42 mln.
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   1500 MHz
- Rok: 2000





#### **<b>⇔EM64T**

- zmiana architektury x86 o znaczeniu prawie tak wielkim jak pojawienie się 80386; poszerzenie rejestrów do 64 bitów, nowe rejestry, nowe rozkazy, poszerzenie przestrzeni adresowej, nowe tryby pracy; pierwsza istotna zmiana architektury nie będąca autorstwa Intela.
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   2200 MHz
- Rok: 2003
- Architektura jest obecna w nowszych modelach procesorów
   Pentium 4, Pentium D, Celeron D, Xeon, Pentium Dual Core, a także we wszystkich modelach procesorów Core 2, Core i5 oraz Core i7.



#### **♦ Pentium D**

- dwurdzeniowy procesor całkowicie oparty o Pentium 4 po którym odziedziczył wiele wad. W odróżnieniu od innych procesorów wielordzeniowych w których rdzenie umieszczone są na jednej płytce krzemowej, pojedynczy układ Pentium D zawiera dwa osobno wyprodukowane i połączone ze sobą rdzenie Pentium 4 Prescott.
- Liczba tranzystorów: 230 mln.
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   3200 MHz
- Rok: 2004



#### Intel Core 2

- Układ dwurdzeniowy. Procesory z serii Core 2 charakteryzują się zdecydowanie mniejszym zużyciem prądu niż procesory Pentium, a co za tym idzie wydzielają mniej ciepła. Procesory Core 2 odznaczają się stosunkowo wysokim współczynnikiem IPC (Instructions Per Cycle) około 3,5. Oznacza to, że potrafią one w jednym cyklu rozkazowym wykonać średnio 3,5 rozkazu. Sporym ulepszeniem w stosunku do dwurdzeniowych procesorów Pentium 4 jest zastosowanie wspólnej pamięci cache dla obu rdzeni procesora. Dzięki temu uniknięto konieczności "mozolnego" uzgadniania zgodności pamięci podręcznych L2 (cache) w obu rdzeniach
- Liczba tranzystorów: 321 mln.
- Maks. częstotliwość taktowania (w momencie wprowadzenia): 3000 MHz
- Rok: 2006







#### **❖ Intel Core 2 Duo**

- wydajniejsze układy dwurdzeniowe od Core 2. To ósma generacja mikroprocesorów firmy Intel w architekturze x86. Wykorzystana jest w niej nowa mikroarchitektura Intel Core, która zastąpiła architekturę NetBurst, na której oparte były wszystkie procesory tej firmy powstałe po 2000 roku
- Maks. częstotliwość taktowania (w momencie wprowadzenia): 3600 MHz
- Rok: 2006





- Intel Core 2 Quad
  - układy czterordzeniowe
  - Maks. częstotliwość taktowania (w momencie wprowadzenia): 3600 MHz
  - Rok: 2006



- Hyper-threading służy zwiększeniu wydajności obliczeń prowadzonych równolegle (czyli wykonywaniu wielu zadań jednocześnie) przez mikroprocesory. Dla każdego fizycznego rdzenia procesora system operacyjny przypisuje dwa procesory wirtualne (ang. virtual processors), a następnie dzieli obciążenie obliczeniami między nimi, jeżeli jest to możliwe. Hyper-threading wymaga nie tylko wsparcia ze strony systemu operacyjnego, ale również oprogramowania zoptymalizowanego specjalnie dla obsługi tej technologii. Intel zaleca wyłączanie jej, jeżeli używany jest system operacyjny bez takiej optymalizacji.
- Hyper-threading działa poprzez duplikowanie pewnych fragmentów procesora – tych, które przechowują stany procesów (architectural state) – ale nie jest to duplikowanie głównych zasobów wykonawczych. To pozwala procesorowi wykorzystującemu Hyper-threading być widocznym dla systemu operacyjnego jako dwa "logiczne" procesory, pozwalając mu na zaplanowanie wykonania dwóch wątków lub procesów jednocześnie

#### **❖ Intel Core i7**

- bardzo wydajne układy czterordzeniowe. Generacja procesorów firmy Intel oparta na architekturze x86-64. Wykorzystuje ona mikroarchitekturę procesora o nazwie Nehalem. Jest to następca układów Intel Core 2 Duo i Intel Core 2 Quad z rdzeniem Penryn
- Maks. częstotliwość taktowania (w momencie wprowadzenia):
   4200 MHz
- Rok: 2008









### Modele czterordzeniowe

#### **<b>⋄Intel**

niektóre Core i5 oraz Core i7

#### \*AMD

Athlon II X4 oraz Phenom II X4 AMD







- **AMD** 
  - Phenom II X6

- Intel
  - Core i7 serii 9x0

Przeznaczone do komputerów klasy desktop



- AMD jako pierwsze wprowadziło na rynek procesory ośmiordzeniowe
- Intel również posiada taką konstrukcję w ofercie
  - i7 5960X o taktowaniu wynoszącym 3 GHz
  - jednostka wykonana w 22 nm procesie technologicznym, na bazie architektury Haswell
  - wydana w trzecim kwartale 2014 r



- Procesory do zastosowań serwerowych mają
  - 16 rdzenie
  - (AMD Opteron)



- 24 rdzenie
- (Intel Xeon Processor E7 v4)
- w 2016 roku)







programowalny procesor o wydajności dorównującej superkomputerom, mieszczący się w jednym 80-rdzeniowym układzie i zużywający mniej energii niż większość współczesnych urządzeń AGD.

Procesor powstał w wyniku inicjatywy "Tera-scale computing", która ma zapewnić wydajność rzędu teraflopów - bilionów operacji na sekundę - przyszłym komputerom osobistym i serwerom.



Wydajność rzędu teraflopów oraz możliwość przenoszenia terabajtów danych odegra kluczową rolę w przyszłych komputerach, które przy powszechnym dostępie do Internetu pozwolą na opracowanie nowych aplikacji do nauki i pracy zespołowej, a także na dostęp do cyfrowej rozrywki w komputerach PC, serwerach i urządzeniach przenośnych.

Na przykład sztuczna inteligencja, komunikacja wideo, fotorealistyczne gry, przeszukiwanie danych multimedialnych oraz rozpoznawanie mowy w czasie rzeczywistym kiedyś uważane za fantastykę naukową staną się codziennością.





## Procesor 1000-rdzeniowy

- Procesor KiloCore
- zaprojektowany na Uniwersytecie Kalifornijskim wyróżnia się on nie tylko ilością rdzeni, ale też efektywnością energetyczną

Procesor składa się z 621 mln tranzystorów i dysponuje 1000 niezależnych rdzeni – każdy może pracować z innym taktowaniem, które średnio wynosi 1,78 GHz (co pozwala uzyskać moc obliczeniową na poziomie **1,78 TFLOPS**)



Oprócz rekordowej liczby rdzeni, procesor może pochwalić się też świetną energooszczędnością, bo przy wydajności obniżonej do 115 GFLOPS, cały układ pobiera zaledwie 0,7 W i może być zasilany z pojedynczej baterii typu AA – daje to ponad 100-krotnie lepszy wynik pod względem efektywności energetycznej





### Asembler x86

\*to język programowania z rodziny asemblerów do komputerów klasy PC, które posiadają architekturę głównego procesora zgodną z x86.





## Zalety języka asemblerowego





# Zalety języka asemblerowego

1

Mały rozmiar kodu

2

### Duża szybkość działania:

Znając sztuczki optymalizacyjne, wiedząc które instrukcje są szybsze, eliminując zbędne instrukcje z pętli otrzymujemy kod wiele razy szybszy od tych napisanych w językach wysokiego poziomu.

3

#### Wiedza:

Zdobywasz wprost bezcenną wiedzę o tym, jak naprawdę działa komputer.



# Mały rozmiar kodu

1a

Jako programista języka asembler wiesz co i gdzie w danej chwili się znajduje. Nie musisz ciągle przeładowywać zmiennych, co zabiera miejsce i czas. Możesz eliminować instrukcje, które są po prostu zbędne.

1b

Do kodu nie są dołączane żadne biblioteki z dziesiątkami procedur, podczas gdy ty używasz tylko jednej z nich. (marnotrawstwo)

1c

Jako znawca zestawu instrukcji, programista wie, które z bibliotek są krótsze.





# Zalety języka asemblerowego

4

Możliwość tworzenia zmiennych o dużych rozmiarach, a nie ograniczonych do 4 czy 8 bajtów. W asemblerze zmienne mogą mieć dowolną ilość bajtów.

5

#### Wstawki asemblerowe:

W niektórych językach wysokiego poziomu istnieje możliwość wstawienia kodu napisanego w asemblerze wprost do programu.





#### Pamięć

- •Komórka x01
- Komórka x02
- •Komórka x03
- •Komórka x04
- •Komórka x05
- •Komórka x06
- •Komórka x07
- •Komórka x08
- ·Komórka x09



#### **Pamięć**

- ·Komórka x11
- •Komórka x12
- •Komórka x13
- ·Komórka x14
- ·Komórka x15
- •Komórka x16
- ·Komórka x17
- ·Komórka x18
- •Komórka x19

urządzenia we/wy





## Architektura x86

Rodzina procesorów firmy Intel zaliczana jest do ogólnej kategorii maszyn von Neumana. Systemy komputerowe tej kategorii składają się z trzech głównych bloków funkcjonalnych: jednostki przetwarzającej, czyli **procesora** (CPU, *central processing unit*), **pamięci** oraz **urządzeń** wejścia-wyjścia.

Owe trzy komponenty są ze sobą połączone za pośrednictwem magistrali systemowej (ang. system bus) składającej się z linii danych, linii adresowych i linii sterujących.







### linie danych linie adresowe linie sterujące

CPU komunikuj się z pamięcią i urządzeniami wejścia-wyjścia przez odpowiednie wysterowanie linii adresowych określające adres pamięci bądź numer urządzenia wejścia-wyjścia; każda z komórek pamięci i każde z urządzeń wejścia wyjścia dysponuje własnym, unikalnym adresem.

Następnie procesor wymienia dane z pamięcią lub urz. we-wy odpowiednio sterując stanami linii danych. Stan linii sterujących określa kierunek przesyłania danych (do bądź z pamięci, do bądź z urz. we-wy).















## Rejestry procesorów 80x86

- rejestry ogólnego przeznaczenia
- rejestry specjalne trybu użytkownika
- rejestry segmentowe
- rejestry specjalne trybu nadzoru

Segmentowe – nie wykorzystywane w 32-bitowych syst. oper. (jak Windows, Linux).

Specjalne trybu nadzoru – wykorzystywane tylko przez twórców systemów operacyjnych, debugerów i innych specjalistycznych narzędzi systemowych.



- Sposób wykorzystania zależny wyłącznie od programisty.
- \* 8 rejestrów 32-bitowych: EAX, EBX, ECX, EDX, ESI, EDI, EBP, ESP. Przedrostek E od extended, rozróżnia on rej. 32 od 16-bitowych
- \* 8 rejestrów 16-bitowych:
  AX, BX, CX, DX, SI, DI, BP, SP.
- \* 8 rejestrów 8-bitowych:
  AL, AH, BL, BH, CL, CH, DL, DH.



# Rejestry ogólnego przeznaczenia



## Rejestr EFLAGS







- 4 znaczniki są szczególnie ważne:
  - przepełnienia
  - przeniesienia
  - znaku
  - zera



Każda operacja angażuje rejestry. Aby dodać do siebie 2 wartości i umieścić ich sumę w trzeciej, należy załadować jeden ze składników do rejestru, dodać do niego (w rejestrze) drugi składnik sumy i dopiero potem wynik skopiować z rejestru do miejsca przechowywania sumy.

Rejestry stanowią bazę wszelkich obliczeń.





## Obsługa pamięci

- Typowy procesor działający pod kontrolą 32-bitowego systemu operacyjnego może odwoływać się najwyżej do 2<sup>32</sup> różnych adresów pamięci, czyli do nieco ponad czterech miliardów komórek pamięci – bajtów.
- Procesory 80x86 obsługują pamięć adresowaną bajtowo. Podstawową jednostką pamięci jest bajt, który wystarcza do zakodowania pojedynczego znaku bądź niewielkiej liczby całkowitej.
- ❖ Pamięć jest liniową tablicą bajtów. Adresem pierwszego bajta w tej tablicy jest 0, ostatni ma adres 2<sup>32</sup> − 1.

## Operacja zapisu do pamięci

Aby zapisać do komórki pamięci o adresie 125 wartości 0 procesor umieszcza wartość zero na magistrali danych, wartość 125 na magistrali adresowej oraz ustawia linię zapisu (zapis to zwykle wyzerowanie).





#### Zapis/odczyt słowa i słowa podwójnego







# generacje x86 - kroki milowe

1978 → 1985 → 2003 → **2008** 









# Zalety języka asemblerowego

1

Mały rozmiar kodu

2

## Duża szybkość działania:

Znając sztuczki optymalizacyjne, wiedząc które instrukcje są szybsze, eliminując zbędne instrukcje z pętli otrzymujemy kod wiele razy szybszy od tych napisanych w językach wysokiego poziomu.

3

#### Wiedza:

Zdobywasz wprost bezcenną wiedzę o tym, jak naprawdę działa komputer i możesz







1a

Jako programista języka asembler wiesz co i gdzie w danej chwili się znajduje. Nie musisz ciągle przeładowywać zmiennych, co zabiera miejsce i czas. Możesz eliminować instrukcje, które są po prostu zbędne.

1b

Do kodu nie są dołączane żadne biblioteki z dziesiątkami procedur, podczas gdy ty używasz tylko jednej z nich.
Co za marnotrawstwo.

1c

Jako znawca zestawu instrukcji, programista wie, które z bibliotek są krótsze.





# Zalety języka asemblerowego

4

Możliwość tworzenia zmiennych o dużych rozmiarach, a nie ograniczonych do 4 czy 8 bajtów. W asemblerze zmienne mogą mieć dowolną ilość bajtów.

5

#### Wstawki asemblerowe:

W niektórych językach wysokiego poziomu istnieje możliwość wstawienia kodu napisanego w asemblerze wprost do programu.









- Sposób wykorzystania zależny wyłącznie od programisty.
- \* 8 rejestrów 32-bitowych: EAX, EBX, ECX, EDX, ESI, EDI, EBP, ESP. Przedrostek E od extended, rozróżnia on rej. 32 od 16-bitowych
- \* 8 rejestrów 16-bitowych: AX, CX, DX, SI, DI, BP, SP.
- \* 8 rejestrów 8-bitowych:
  AL, AH, BL, BH, CL, CH, DL, DH.







# Rejestry ogólnego przeznaczenia





## Rejestr EFLAGS







## Rejestr EFLAGS

Większość bitów (znaczników) tego rejestru zarezerwowana jest dla trybu nadzoru (czyli dla kodu syst. oper.). Programistów interesuje jedynie 8 bitów tego rejestru.

#### 4 znaczniki są szczególnie ważne:

- przepełnienia
- przeniesienia
- znaku
- zera







Każda operacja angażuje rejestry. Aby dodać do siebie 2 wartości i umieścić ich sumę w trzeciej, należy załadować jeden ze składników do rejestru, dodać do niego (w rejestrze) drugi składnik sumy i dopiero potem wynik skopiować z rejestru do miejsca przechowywania sumy.

Rejestry stanowią bazę wszelkich obliczeń.





## Literatura do wykładu

- S. Kruk, "KURS PROGRAMOWANIA W JĘZYKU ASEMBLER", wydawnictwo MIKOM 2001.
- B. Drozdowski, "Język asembler dla każdego", 2008 r.
- R. Hyde, The Art. of Assembly Language", 2004 r.
- S. Kruk, "ASEMBLER podręcznik użytkownika, 1999 r.
- G. Michałek, "Asembler MINIPRZEWODNIK", wydawnictwo INFOLAND 2001.
- Materiały firmowe dokumenty techniczne dostępne w sieci www - MIPS, Intel, AMD.
- Nawrocki J. R.: Programowanie komputerów.



Piotr Kisała